摘要:作為一種先進先出式的數(shù)據(jù)緩存器,與普通存儲器的相比,FIFO省去了外部讀寫地址線,使用起來更加簡便,可以順序?qū)懭?讀出數(shù)據(jù),其數(shù)據(jù)地址由內(nèi)部讀寫指針自動加1完成,實現(xiàn)不同時鐘域之間的數(shù)據(jù)傳輸。FIFO電路的核心部分是存儲單元,由數(shù)據(jù)接口部分實現(xiàn)數(shù)據(jù)存儲和緩沖,但在大容量FIFO芯片里存儲單元普遍占用面積較大,對FIFO的速度和功耗都有較大影響,針對此問題,從作為存儲單元核心的讀寫通道入手,對FIFO讀寫單元進行設計,節(jié)省了芯片面積,降低了電路功耗,提高了器件工作的穩(wěn)定性和速度。
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社。
微處理機雜志, 雙月刊,本刊重視學術導向,堅持科學性、學術性、先進性、創(chuàng)新性,刊載內(nèi)容涉及的欄目:大規(guī)模集成電路設計、制造與應用、微機網(wǎng)絡與通信、微機軟件、微機應用等。于1979年經(jīng)新聞總署批準的正規(guī)刊物。